本文轉自:IT之家
作者:問舟
貼吧使用者 @SEPEUWMJH 昨日曝光了 AMD 第六代霄龍(EPYC)Venice 處理器的部分資訊,@SquashBionic 今日又補充了更多細節。

AMD 下一代 EPYC Venice 處理器依然會分為 Zen 6 和 Zen 6C 兩種版本,分別注重頻率和核心數量,採用 SP7 和 SP8 平臺,前者定位高階解決方案,後者則定位入門級伺服器解決方案。

該晶片兩側各採用四個 CCD,總共有 8 個 CCD。每個 CCD 包含 12 個 Zen 6 核心或 32 個 Zen 6C 核心,中間有多個 IOD,將進一步擴充套件伺服器平臺的 I/O 能力。

@SEPEUWMJH 表示,普通的 Zen 6 版本最多具備 96 核心 192 執行緒,每個 CCD 配備 48MB L3 快取,總計 384MB(單核 4MB);而 Zen 6C 版本最高 256 核 512 執行緒,每個 CCD 配備 128MB L3 快取,總計 1024MB(單核 4MB),相比 Turin 實現翻倍。

Bionic_Squash 表示,SP7 版本(Zen 6)的 TDP 約為 600W,高於 Zen 5 的 400W;而 SP8 版本(Zen 6C)的 TDP 約在 350-400W 之間。IT之家附對比如下:
-
EPYC 9006“Venice”搭載 Zen 6C 核心: 256 核 512 執行緒 / 最多 8 個 CCD
-
EPYC 9005“Turin”搭載 Zen 5C 核心: 192 核 384 執行緒 / 最多 12 個 CCD
-
EPYC 9006“Venice”搭載 Zen 5 核心:96 核 192 執行緒 / 最多 8 個 CCD
-
EPYC 9005“Turin”搭載 Zen 5 核心:96 核 192 執行緒 / 最多 16 個 CCD

