華為通用硬體:30道單項選擇,每題2分;10道不定項選擇,每題4分,少選不得分;總分100,60及格。華為機考使用的是牛客網平臺。
考核內容:數電 模電 電力電子 微機原理 計算機網路 磁技術 材料 通訊原理等
考核難度:個人覺得對於一個本科生還是比較難的,很多東西學校裡接觸不到
例題
1. 三角波透過什麼運算電路可以轉換為正弦波(低通濾波器)
2. 下列哪個邏輯運算式錯誤:A+1=AA*A=A
3. 在Vgs可用電壓範圍內,Vgs越大,MOSFET漏源導通電阻的變化是變小。
4. 下面哪個電路屬於組合邏輯電路:計數器 移位暫存器 譯碼器 觸發器
5. 相齧合的標準齒輪,小輪的齒根厚度與大輪的齒根厚度相比(大齒輪的齒根厚度大)
【解析】一對相齧合的標準齒輪中,小齒輪的齒根厚度小於大齒輪的齒根厚度,而小齒輪的工作條件往往比大齒輪惡劣,故容易損壞。
6. 下列不能用帶使能端的二進位制譯碼器實現的有:多路資料分配器 地址譯碼器七段數字顯示譯碼驅動計數器
7. 基於IA 64架構的軟體可以執行在 IA32位數的處理器上(錯)
8. N形的半導體的多子是自由電子,所以它帶負電荷(錯)
9. 對板料進行多次拉伸時,為了消除形變強化,中途應進行:完全退火 再結晶退火正火
10. Cache的寫策略一般包括 write back和write through 兩種前者減少了對記憶體的訪問,所以效能更高(對)
【解析】Write back 是隻是寫到Cache中,並不會馬上寫到memory中,只有當Cache被替換掉的時候,才會進行寫到memory中,效率高,但是結構複雜。Write through 就乾脆的多,直接寫到memory中。結構簡單,但是效率低。
11. 模擬鎖相環電路中,與鑑相器參考訊號 R相連 並且與運放正輸入相連的是:up訊號 vco壓控訊號 down訊號
12. 動態心電圖使用的ECG頻寬是0.05-40HZ 0.05-50HZ0.05-150HZ0.5-40Hz
13.計算機的字長是指 資料長度 CPU的資料匯流排的寬度cpu內部一次可以處理的二進位制數的位數
14.若y(t)=f(t)*h(t) 那麼 f(2t)*h(2t)等於 Y(2T)/2
15.關於 PCB的設定,以下描述錯誤的是 器件面下面(第二層)優先設定地面層 優先採用對稱結構設計 儘量避免兩個訊號層直接相鄰電源層離底層越遠越好
16.考慮單板12V匯流排最低電壓不超過8v。如果12V輸入上跌落最長400us,負載最大電流10A,則12v總線上的電容最小為:1000UF 2500UF 500UF 1500UF
17.電源紋波噪聲哪種測量方式最準確?無源探頭+示波器設定為50ohm DC模式 無源探頭+示波器設定為 1Mohm AC模式同軸線覽 + 10uf電容隔直+ 示波器設定為50ohm +DC模式 有源探頭 +示波器設定為50ohm DC模式
18.對於二進位制訊號傳輸來說,波特率在數值上等於位元率(正確)
19.數位電路設計中經常採用地址的高位譯碼器來產生晶片的片選(正確)
20.溫度升高,熔體的表面張力一般將(減少)
21.正常情況下,脈衝的下降沿Tf的時間值應該在下述的那個條件下測量在脈衝峰峰值的10%到90%在脈衝峰峰值的0到90% 在脈衝的峰峰值的10%到100% 在脈衝的峰峰值的0到100%
22.疲勞破壞是由於裂紋擴充套件引起的(正確)
23.在數字邏輯電路的設定中,要避免引起”競爭”,可以採用以下的那些方式()
A 在電路中增加延時邏輯
B 採用同步時序電路
C 採用非同步時序電路
D 修改狀態轉換表
24.計算機網路的物理層具有那些功能
A 定義報文的差錯控制特性
B 定義介面的訊號電氣特性
C 定義聯結器的機械特性
D 定義報文的路由特性
25.下面關於DMA傳輸方式,正確的有
A 需要DMA控制器參與傳輸
B 具有傳輸速度快,降低CPU的負載的優點
C 傳輸前後不需要有CPU的參與
D 計算機系統的地址匯流排,資料匯流排,控制匯流排在CPU和DMA 控制器之間複用。
26.DRAM上電時儲存單元的內容是全0,而Flash上電時儲存單元的內容是全1。(錯誤)
27.眼圖可以用來分析高速訊號的碼間干擾、抖動、噪聲和衰減。(正確)
28.乙太網交換機將衝突域限制在每個埠,提高了網路效能。(正確)
29.放大電路的輸出訊號產生非線性失真是由於電路中電晶體的非線性引起的。(正確)
30.1的8位二進位制補碼是0000_0001,-1的8位二進位制補碼是 1111_1111。(正確)
31.洗衣機,電冰箱等家用電器都使用三孔插座,是因為如果不接地,家用電器是不能工作的。(錯誤)
32.十進位制資料0x5a與0xa5的同或運算結果為:0x00。(正確)
33.矽二極體的正向導通壓降比鍺二極體的大 (正確)
34.一空氣平行板電容器,兩級間距為d,充電後板間電壓為u。然後將電源斷開,在平板間平行插入一厚度為d/3的金屬板。此時電容器原板間電壓變為2U/3
35.8086CPU內部包括哪些單元EU,BIU
36.為了避免50Hz的電網電壓干擾放大器,應該用哪種濾波器:帶阻濾波器
37.關於SRAM和DRAM,下面說話正確的是:DRAM使用內部電容來儲存資訊SRAM需要定時重新整理,否則資料會丟失 SRAM的整合度高於DRAM 只要不掉電,DRAM內的資料不會丟失
【解析】SRAM和DRAM都是隨機儲存器,機器掉電後,兩者的資訊都將丟失。它們的最大區別就是:DRAM是用電容有無電荷來表示資訊0和1,為防止電容漏電而導致讀取資訊出錯,需要週期性地給電容充電,即重新整理;而SRAM是利用觸發器的兩個穩態來表示資訊0和1,所以不需要重新整理。另外,SRAM的存取速度比DRAM更高,常用作高速緩衝儲存器Cache。DRAM的整合度要高。因為SRAM需要更大的體積。
38.在RS232序列埠中,採用哪一種校驗方式:奇偶校驗
39.對於D觸發器來說,為了保證可靠的取樣,資料必須在時鐘訊號的上升沿到來之前繼續穩定一段時間,這個時間稱為: 保持時間 恢復時間 穩定時間 建立時間
【解析】setup/hold
time 是測試晶片對輸入訊號和時鐘訊號之間的時間要求.建立時間是指觸發器的時鐘訊號上升沿到來以前資料穩定不變的時間輸入訊號應提前時鐘上升沿
(如上升沿有效)T時間到達晶片這個T就是建立時間-Setup time.如不滿足setup
time,這個資料就不能被這一時鐘打入觸發器只有在下一個時鐘上升沿資料才能被打入觸發器
time 是測試晶片對輸入訊號和時鐘訊號之間的時間要求.建立時間是指觸發器的時鐘訊號上升沿到來以前資料穩定不變的時間輸入訊號應提前時鐘上升沿
(如上升沿有效)T時間到達晶片這個T就是建立時間-Setup time.如不滿足setup
time,這個資料就不能被這一時鐘打入觸發器只有在下一個時鐘上升沿資料才能被打入觸發器
保持時間是指觸發器的時鐘訊號上升沿到來以後資料穩定不變的時間如果hold time 不夠資料同樣不能被打入觸發器
建立時間 (Setup Time)和保持時間 (Hold time).建立時間是指在時鐘邊沿前資料訊號需要保持不變的時間保持時間是指時鐘跳變邊沿後資料
40.本徵半導體中加入()元素可形成N型半導體五價
【解析】摻雜3價的原子形成P性,摻雜5價格的形成N形半導體
41.在Buck電路中,不能起到減小紋波作用的措施是 採用多項並聯的模式 開關管內建,提高電源的開關頻率 輸出濾波電容由陶瓷電容改為容量電解電容增大輸出濾波電感量
42.關於PCI匯流排的描述,錯誤的是:PCI匯流排是一個16位寬的匯流排 PCI的地址線與資料線是複用的 PCI是一種獨立於處理器的匯流排標準,可以支援多種處理器 PCI支援即插即用功能
【解析】匯流排寬度為32/64位
43.中繼器、乙太網交換機、路由器分別工作在OSI模型的哪位層次上:物理層、鏈路層、網路層
【解析】
物理層: 將資料轉換為可透過物理介質傳送的電子訊號 相當於郵局中的搬運工人
資料鏈路層: 決定訪問網路介質的方式 在此層將資料分幀,並處理流控制。本層指定拓撲結構並提供硬體尋 址。相當於郵局中的裝拆箱工人
網路層: 使用權資料路由經過大型網路 相當於郵局中的排序工人
傳輸層: 提供終端到終端的可靠連線 相當於公司中跑郵局的送信職員
會話層: 允許使用者使用簡單易記的名稱建立連線 相當於公司中收寄信、寫信封與拆信封的秘書
表示層: 協商資料交換格式 相當公司中簡報老闆、替老闆寫信的助理
44.模擬訊號數字化的過程是取樣->量化->編碼
-END-
往期推薦:點選圖片即可跳轉閱讀